傻大方


首页 > 学习 >

基于|基于单片机具有ADDA功能的信号测控装置课程设计( 三 )



按关键词阅读: 课程设计 AD 信号 测控 具有 装置 基于 单片机 功能 DA


通常用数字量的最低有效位(LSB)来表示 。
转换时间 转换时间指 。

15、完成一次 A /D 转换所需要的时间 , 一般为几个至几百微秒 。
线性度 模拟电压输入与 A /D 转换后得到的数字量成线性增加的程度 。
本设计采 用的是 ADC0809 是 NSC 公司生产的 CMOS 逐次比较式 A /D 转换器 。
2.3.3 ADC0809 内部构造 ADC0809 的内部结构框图如图 3 所示 。
通过引脚 IN0 IN7 可输入 8 路 模拟电压 , 但每次只能转换一路 , 其通道号由地址信号 ADDA、ADDB、ADDC 译码后选定 , 如表 10- 4 所示 , 片内有地址锁存和译 码器 。
转换结果送入三态输出锁存缓冲器 , 当输出允许信号 OE 有效时才输出 到数据总线上 。
图 3-ADC0 。

16、809 的内部结构 8 ADC0809 引脚信号及功能如下所示 。
ADC0809 为 28 引脚 。
其主要引脚信号 如下: 图 4-ADC0809 引脚图 ST 为启动模/数转换引脚 , 当该引脚收到高电平时 , 开始启动 A/D 转换 。
EOC 为模/数转换结束输出引脚 , 转换结束时 , 该引脚输出高电平 。
在启动 A/D 转换后 , 可以通过对该引脚状态查询(读入)得知模/数转换是否完成 OE 为输出允许控制 , 该引脚用于控制选通三态门 。
A/D 转换完成得到的数 字量存在芯片内 。
当 OE=1 时 , 三态门打开 , A/D 转换后得到的数字量才可 通过三态门到达数据总线 , 进而被读入 CPU 。
CLK 为外加时钟输入引脚 。
其 。

17、频率为 50800kHz , 使用时常接 500600Kh ALE 为模拟通道锁存信号 。
当此引脚由低电平到高电平跳变时 , 将加到 ADDC、ADDB、ADDA 引脚的数据锁存并选通相应的模拟通道 。
ADDA、ADDB、ADDC 模拟通道选择端 。
9 2.3.4 ADC0809 引脚连线 图 5- ADC0809 接线图 2.4 D/A 转换装置 2.4.1 D/A 转换基本原理 D/A 转换有多种方法 , 如权电阻网络法、T 形电阻网络法和开关树法 , 但 最常见的是 T 形电阻网络法 。
图 6 是一个 4 位 D/A 转换器示意图 , 其中数字量的每一位 D3D0 分别控 制一个模拟开关 。
当某一位为 1 时 ,。

18、对应开关倒向右边;反之 , 开关倒向左边 。
容易分析出图中 X0X3 各点的对应电位分别为 VREF、VREF/2、VREF/4、VREF/8 , 而与开关方向无关 。
10 图 6-梯形电阻网络 DAC 2.4.2 D/A 转换器的主要性能指标 分辨率 分辨率指 D /A 转换器所能分辨的最小量化信号的能力 。
这是对微小输入 量变化的敏感程度的描述 , 一般用转换器的数字量的位数来表示 。
对于一个分 辨率为 n 位的 DAC , 它能对满刻度的 2- n 倍的输入变换量做出反应 。
常见 的分辨率有 8 位、10 位、12 位等 。
建立时间 建立时间是 DAC 转换速度快慢的一个重要参数 , 指 DAC 的数字输入有 满 。

19、刻度值的变化时 , 输出模拟信号电压(或电流)达到满刻度值 1/2LSB 时所 需要的时间 。
对电流输出形式的 DAC , 建立时间是很短的;而对电压输出形式 的 DAC , 建立时间主要是其输出运放所需的响应时间 。
一般 DAC 的建立时间 为几个纳秒至几个微秒 。
本设计选用 8 位 DAC 芯片DAC0832 。
引脚图如图 7 所示 。
11 图 7-DAC0832 引脚图 2.4.3 DAC0832 内部构造 DAC 0832 由 8 位输入锁存器、8 位 DAC 寄存器、8 位 D /A 转换电路组 成 , 内部逻辑结构如图 8 和功能表所示 。
图 8-DAC0832 内部逻辑结构 表 2-DAC0832 功 。

【基于|基于单片机具有ADDA功能的信号测控装置课程设计】20、能表 12 2.4.4 DAC0832 的工作方式 根据对 DAC 0832 的输入锁存器和 DAC 寄存器的不同的控制方法 , DAC 0832 有如下三种工作方式 。
单缓冲方式 此方式控制输入寄存器和 DAC 寄存器同时跟随或锁存数据 , 或只控制这 两个寄存器之一 , 而另一个接成直通方式 。
此方式适用于只有一路模拟量输出 或几路模拟量非同步输出的情形 。
参考电路如 a 图所示 双缓冲方式 双缓冲方式此方式分别控制输入寄存器和 DAC 寄存器 , 适用于多路 D/A 同时输出的情形 。
它使各路数据分别锁存于各输入寄存器 , 然后同时(相同控 制信号)打开各 DAC 寄存器 , 实现同步转换 。
参考线路如图 b 所示 , 程 。

21、序片 段如下: 直通方式 13 输入寄存器和 DAC 寄存器都接成直通方式 。
此时提供给 DAC 的数据必 须来自锁存端口 。
本设计采用较为简单的单缓冲方式 。
2.4.5 DAC0832 的输出方式 DAC 0832 的输出是电流型的 。
在微机系统中 , 通常需要电压信号 。


稿源:(未知)

【傻大方】网址:/a/2021/0902/0024074566.html

标题:基于|基于单片机具有ADDA功能的信号测控装置课程设计( 三 )


上一篇:明溪县|明溪县供电公司10kV及以下农配网工程设计招标文件

下一篇:教委推荐|幼儿园班级周活动计划表【教委推荐】6