按关键词阅读: 原理 应用 设计 系统 单片机 06
当接收器准备好接收下一个字节时再释放时钟线暂停 。
当接收器准备好接收下一个字节时再释放时钟线SCLSCL , 使数据传 , 使数据传 输继续进行 。
输继 。
14、续进行 。
图图6-4 6-4 数据传送时序图数据传送时序图 6.2.2 I2C总线数据传输格式 6.2.3 AT24系列串行E2PROM 带带I I2 2C C总线接口的总线接口的E2PROME2PROM芯片有许多型号 , 其中芯片有许多型号 , 其中AT24CXXAT24CXX系列系列 使用十分普遍 , 其中典型的型号有使用十分普遍 , 其中典型的型号有AT24C01A/02/04/08/16AT24C01A/02/04/08/16等等5 5种 , 种 ,它们的存储容量分别是它们的存储容量分别是1024/2048/4096/8192/163841024/2048/4096/8192/16384位 , 即位 , 即 12 。
15、8/256/512/1024/2048128/256/512/1024/2048字节 。
字节 。
AT24CXXAT24CXX系列的串行电改写及可编系列的串行电改写及可编 程不需要加高电压 , 操作可靠性高 , 读写寿命可达程不需要加高电压 , 操作可靠性高 , 读写寿命可达100100万次 , 数万次 , 数 据可保存据可保存100100年 。
年 。
6.2.3 AT24系列串行E2PROM 1.1.存储器结构及引脚功能说明存储器结构及引脚功能说明 AT24CXX AT24CXX系列常用的系列常用的DIPDIP封装形式所对应的引脚如图封装形式所对应的引脚如图6-56-5所示所示: : 图图6-5 AT24CXX6-5 AT2 。
16、4CXX封装封装 各引脚的功能和意义如下:各引脚的功能和意义如下: VCCVCC:+5V+5V电源 。
电源 。
GND GND:地线地线 SCL SCL:串行时钟输入端 。
在时钟的上升沿把数据写入串行时钟输入端 。
在时钟的上升沿把数据写入E2PROME2PROM;在时钟;在时钟 为下降沿时把数据从为下降沿时把数据从E2PROME2PROM中读出来 。
中读出来 。
SDA SDA:串行数据串行数据I/OI/O端 , 用于输入和输出串行数据 。
由于在端 , 用于输入和输出串行数据 。
由于在E2PROME2PROM内内 部 , 部 , SCLSCL和和SDASDA是漏极开路结构的 , 所以 , 使用时需要外接上拉电阻 。
是漏极开路结构的 , 所 。
17、以 , 使用时需要外接上拉电阻 。
6.2.3 AT24系列串行E2PROM A0 A0 , A1A1 , A2A2:是芯片地址引脚 。
在型号不同时接法不同 。
是芯片地址引脚 。
在型号不同时接法不同 。
对于对于AT24C01AAT24C01A和和AT24C02AT24C02 , A0A0 , A1A1 , A2A2这这3 3位引脚均可以用于芯位引脚均可以用于芯 片寻址 。
当用片寻址 。
当用8 8片片AT24C01AAT24C01A组成组成1KB1KB的存储器时 , 则第的存储器时 , 则第1 1片地址为片地址为 “000”000” , 故 , 故A0A0 , A1A1 , A2A2全部接地;第全部接地;第2 2片地址为片地址为“001”001” , 故 , 故 。
18、A0A0接高接高 电平电平5V5V , A2A2 , A1A1接地;接地;第第8 8片地址为片地址为“111”111” , 故 , 故A0A0 , A1A1 , A2A2全部全部 接高电平接高电平5V5V 。
在用 。
在用AT24C02AT24C02组成组成2KB2KB存储器时 , 也同样处理 。
存储器时 , 也同样处理 。
对于对于AT24C04AT24C04 , 这时只用 , 这时只用A1A1 , A2A2两位作为地址线 , 两位作为地址线 , A0A0引脚不用 , 引脚不用 ,故最多只能用故最多只能用4 4片片AT24C04AT24C04来构成来构成2KB2KB的存储器 。
的存储器 。
6.2.3 AT24系列串行E2PROM 对于对于AT24C08AT2 。
19、4C08 , 这时只用 , 这时只用A2A2这这1 1位作为地址线 。
位作为地址线 。
A0A0 , A1A1引脚不用 , 引脚不用 ,故最多只能用故最多只能用2 2片片AT24C08AT24C08来构成来构成2KB2KB的存储器 。
的存储器 。
对于对于AT24C16AT24C16 , 地址 , 地址A0A0 , A1A1 , A2A2引脚全部不用 。
这时 , 只能用引脚全部不用 。
这时 , 只能用1 1 片片AT24C16AT24C16来构成来构成2KB2KB的存储器 。
的存储器 。
WP WP:写保护端 。
通过此引脚可提供硬件数据保护 。
当把写保护端 。
通过此引脚可提供硬件数据保护 。
当把WPWP接地时 , 允接地时 , 允 许芯片执行一般读写操作;当把许芯片 。
20、执行一般读写操作;当把WPWP接到接到VCCVCC时 , 则对芯片实施写保护 。
时 , 则对芯片实施写保护 。
6.2.3 AT24系列串行E2PROM 6.2.3 AT24系列串行E2PROM 表表6-5 AT24CXX6-5 AT24CXX系列各种型系列各种型E2PROME2PROM参数参数 型号型号容量容量/B/B页数页数页写字节数页写字节数总线可接片数总线可接片数可用地址脚可用地址脚 AT24C01AAT24C01A1281281 14 48 8A0A0 , A1A1 , A2A2 AT24C02AT24C022562561 18 88 8A0A0 , A1A1 , A2A2 AT24C04AT24C045125 。
稿源:(未知)
【傻大方】网址:/a/2021/0822/0023896762.html
标题:单片机原理与应用系统设计|《单片机原理与应用系统设计》第06章( 三 )